- Sections
- G - Physique
- G06F - Traitement électrique de données numériques
- G06F 7/507 - Addition; Soustraction en mode parallèle binaire, c. à d. ayant un circuit de maniement de chiffre différent pour chaque position avec génération simultanée de retenue pour plusieurs étages ou propagation simultanée de retenue sur plusieurs étages utilisant la sélection entre deux valeurs de retenue ou de somme calculées de façon conditionnelle
Détention brevets de la classe G06F 7/507
Brevets de cette classe: 40
Historique des publications depuis 10 ans
0
|
11
|
0
|
2
|
13
|
1
|
5
|
1
|
5
|
1
|
2015 | 2016 | 2017 | 2018 | 2019 | 2020 | 2021 | 2022 | 2023 | 2024 |
Propriétaires principaux
Proprétaire |
Total
|
Cette classe
|
---|---|---|
ARM Limited | 4353 |
8 |
Cambricon Technologies Corporation Limited | 302 |
8 |
Board of Regents, The University of Texas System | 5370 |
7 |
Samsung Electronics Co., Ltd. | 131630 |
2 |
Micron Technology, Inc. | 24960 |
2 |
Texas Instruments Incorporated | 19376 |
2 |
Intel Corporation | 45621 |
1 |
Fujitsu Limited | 19265 |
1 |
Olympus Corporation | 13667 |
1 |
Altera Corporation | 2241 |
1 |
FlashSilicon Incorporation | 24 |
1 |
Ningbo University | 37 |
1 |
OmniVision Technologies, Inc. | 1502 |
1 |
NXP USA, Inc. | 4155 |
1 |
Marvell Asia PTE, Ltd. | 6841 |
1 |
Cavium International | 5549 |
1 |
Lemon Inc. | 936 |
1 |
Autres propriétaires | 0 |